Si delinea un’architettura Sram standard ad alta velocita

Il Qdr Sram Consortium, formato da Cypress Semiconductor, Integrated Device Technology e Micron Technology, ha annunciato che il primo design del dispositivo quadriprocessore Sram standard per le alte performance di comunicazione è stato complet …

Il Qdr Sram Consortium, formato da Cypress Semiconductor, Integrated Device
Technology e Micron Technology, ha annunciato che il primo design del
dispositivo quadriprocessore Sram standard per le alte performance di
comunicazione è stato completato. Il consorzio è stato formato l’estate
scorsa per identificare la prossima generazione di switch e router che
operano con un data rate superiore ai 200 MHz. Il primo prodotto sarà
capace di un data rate di 333-MHz. Lo sviluppo dell’architettura
dell’architettura Qdr Sram include input estesi dai leader del networking.
I dispositivi sono disegnati per aumentare notevolmente la memoria di
ampiezza di banda comparata con le esistenti soluzioni di Sram nelle
applicazioni quali gli switch e i router, e verranno usati per controllare
tabelle, liste collegate e controllare i buffer di memoria. Il primo Qdr
Sram, identificato dal codice 512K-by-18, è già in produzione. Ogni chip
sarà realizzato con design e manufattura tipici di ogni azienda e
tecnologia. Cypress Semiconductor, Integrated Device Technology e Micron
Technology hanno, inoltre, annunciato un’estensione della loro
collaborazione in merito allo standard Qdr Sram. Per assicurare fonti
multiple e compatibili le tre aziende hanno definito un’iniziale roadmap e
i path di migrazione superiori ai 128-Mbit di densità. Il gruppo ha inoltr
e
standardizzato un package salva spazio 13- a -15-mm Fega. Il consorzio si
riserva di pubblicare le specifiche dei dispositivi dopo la verifica del
silicio adottato.

LASCIA UN COMMENTO

Inserisci il tuo commento
Inserisci il tuo nome